Shizuoka University REpository  title image 
morning
day
evening
night
shizuppy
 

SURE: Shizuoka University REpository >
11. 創造科学技術大学院 = Graduate School of Science and Technology >
11. 雑誌論文・記事(Journal Article, Article, Preprint) >

このアイテムの引用には次の識別子を使用してください: http://hdl.handle.net/10297/5463
Bookmark and Share

このアイテムのファイル:

ファイル 記述 サイズフォーマット
110127002.pdf639.94 kBAdobe PDFサムネイル
見る/開く

タイトル: アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ
その他のタイトル: Top-Down Design of Analog/Digital Mixed Circuits and AHDL-Oriented Circuit Simulator
著者: 藤森, 新五
西垣, 正勝
浅井, 秀樹
掲載誌名: 電子情報通信学会技術研究報告. CAS, 回路とシステム
出版者: 電子情報通信学会
巻: 95
号: 244
開始ページ: 23
終了ページ: 28
出版日付: 1995-09-22
権利: copyright © 1995 IEICE
NDC: 549
抄録: アナログ回路やアナログ/デジタル混在回路のコンカレント設計のためにAHDL(Analog hardware description language)が必要とされてきている.さらに,大規模複合回路の解析の必要性からAHDL指向型回路シミュレータの開発が望まれている.アナログ/デジタル混在回路のトップダウン設計を実現するためのAHDL指向型回路シミュレータを混合モード回路シミュレータSPLITを改良して開発した.本シミュレータは各モジュールを同時に検証する(回路全体の解析を同時に行う)ことを可能とする.さらに,設計の上位レベルでモジュール間のカップリング効果を考慮した解析を実現し,効果的なトップダウン設計を支援する.
ISSN: 09135685 OPAC
NII論文ID: 110003198171 ciniia
NII書誌ID: AN10013094 OPAC ciniib
バージョン: publisher
出現コレクション:11. 雑誌論文・記事(Journal Article, Article, Preprint)

Google™ Scholar: Cited By - Related - Other Copies

Others By: 藤森, 新五 -- 西垣, 正勝 (ニシガキ, マサカツ) (Nishigaki, Masakatsu) -- 浅井, 秀樹 (アサイ, ヒデキ) (Asai, Hideki)

本リポジトリに登録されているコンテンツの著作権は,執筆者,出版社、学協会などが有します。著作権者はコンテンツにより異なります。
本リポジトリに登録されているコンテンツの利用については,著作権法に規定されている私的使用や引用などの範囲内で行ってください。
著作権に規定されている私的使用や引用などの範囲を超える利用を行う場合には,著作権者の許諾を得てください。ただし,著作権者から著作権等管理事業者(学術著作権協会,日本著作出版権管理システムなど)に権利委託されているコンテンツの利用手続については,各著作権等管理事業者に確認してください。

 

Powered by DSpace Software Copyright © 2002-2007 MIT and Hewlett-Packard - ご意見をお寄せください